Pro zobrazení grafu je nutné mít povolený JavaScript.
AIDA64 v4.50 – L1 cache latence [ns] (menší je lepší)
6x86L PR166+
0,0
K6-III+ 577
3,6
K6-III 450 (MVP3)
4,6
K6-III 450
4,7
K6-2 450 (MVP3)
4,9
K6-2 450
5,0
Pentium III 600EB
5,0
Athlon 600
5,0
Celeron 533
5,6
K6-2 450 (non-cacheable)
5,8
Pentium III 500
6,0
Pentium II 450
6,7
2 x Celeron 433
6,9
Celeron 433
7,0
Pentium 300 MMX
7,1
K6-2 300 (FSB 100)
7,3
K6-2 300 (FSB 66)
7,8
Celeron 333
9,0
Pentium 233 MMX
9,4
K6-2 233
9,5
K6 233
9,9
Celeron 300
10,2
WinChip C6 200
10,8
MII @ 300 MHz (PR433)
10,8
2 x Pentium II 266 (EDO)
11,3
Pentium II 233
12,9
2 x Pentium II 233 (SDR)
12,9
Pentium 166 MMX
13,0
Pentium Pro 233 (1024k)
13,0
2 x Pentium Pro 233 (256k)
13,0
K6 166
13,1
Pentium 166
13,2
MII-333GP
13,3
Pentium Pro 200 (256k)
15,1
Pentium Pro 200 (1024k)
15,3
MII-233GP
17,8
Hodnota
Hodnota
Výrobce
Architektura
Kódové jméno
Frekvence
L1 cache
L2 cache
Základní deska
Chipset
Vzestupně
Sestupně
Vzestupně
Nastavení...
?